Maxvarese ha scritto: ↑gio 30 set 2021, 21:09
È un periodo complicato, mi hanno interrotto mentre scrivevo e poi non ho più avuto tempo per il forum, ora d'esempio devo mettere a nanna mia figlia.
Nessun problema, figurati! Quando avrai tempo da dedicare al forum, visualizzerò la tua risposta. Intanto ti ringrazio comunque per il tempo che ci hai dedicato.
Buona giornata!
Ivan
Ivan F. (Niwivan for forum friends)
E-mail: [email protected] Designer, repairer and customizer, for passion and hobby of electronic circuits, and more...
Buonasera,
Nessun'altro, oltre al gentilissimo Max, ha qualche consiglio/dritta da condividere??
Grazie ancora a tutti
Ivan
Ivan F. (Niwivan for forum friends)
E-mail: [email protected] Designer, repairer and customizer, for passion and hobby of electronic circuits, and more...
Non mi sono dimenticato di te ma ho avuto parecchie urgenze in questo periodo, e come se non bastasse l'azienda per cui lavoro avendo molti ordini ha attivato il ciclo continuo quindi lavoro anche nel weekend.
Ora sono in pausa pranzo.
Per proseguire l'analisi dovrei trovare il datasheet dei jfet dello stadio finale e calcolare il guadagno del caso peggiore stessa cosa per lo stadio a bjt.
A questo punto sapremo qualle è il guadagno minimo accettabile per lo stadio differenziale perché l'uscita possa avere lo stesso valore di tensione presente all'ingresso.
Prendendo visione dei data sheet dei due jfet che compongono lo stadio d'uscita, si vede come nel modello siglato "Bl" l'idss minima garantita sia di 6 mA.
A causa della dispersione dei parametri per ogni valore di Vgs la id potrà avere un qualunque valore (sull' asse delle ordinate ) compreso nella zona evidenziata.
È doveroso calcolare il "guadagno" dello stadio finale considerando il caso peggiore.
Allegati
Grafico id vgs P
20211024_180503_crop_640x480.jpg (204.07 KiB) Visto 989 volte
Grafico id vgs N
20211024_180407_crop_640x480.jpg (193.86 KiB) Visto 989 volte
Idss minima garantita.
20211024_180358_crop_640x480.jpg (182.36 KiB) Visto 989 volte
ok, grazie per le considerazioni, tutti suggerimenti molto utili!!
Ivan F. (Niwivan for forum friends)
E-mail: [email protected] Designer, repairer and customizer, for passion and hobby of electronic circuits, and more...
Oh oh oh, scusa è un periodaccio, stavo simulando lo stadio d'uscita e mi sono accorto che per stimare il guadagno avrei dovuto conoscere l'impedenza del carico.
Sullo schema sembra che in parallelo all' uscita ci siano delle resistenze da 10 Ohm, ma non è possibile, da quanto sono in realtà?
Maxvarese ha scritto: ↑gio 25 nov 2021, 17:20
Oh oh oh, scusa è un periodaccio, stavo simulando lo stadio d'uscita e mi sono accorto che per stimare il guadagno avrei dovuto conoscere l'impedenza del carico.
Sullo schema sembra che in parallelo all' uscita ci siano delle resistenze da 10 Ohm, ma non è possibile, da quanto sono in realtà?
Nessun problema, il lettore cd aspetterà ancora, tanto ho già qualche altro progetto in cantiere!
Comunque la resistenza in uscita è da 10k e dopo i condensatori back-to-back è da 100k. Facendo qualche simulazione Spice, ho pensato di rimuovere sia quella da 10k e da 100k, e ne ho messa una da 47k, dato che normalmente l'impedenza di uscita è proprio questa.
Ivan F. (Niwivan for forum friends)
E-mail: [email protected] Designer, repairer and customizer, for passion and hobby of electronic circuits, and more...